Carregant...
Miniatura

Tipus de document

Article

Versió

Versió publicada

Data de publicació

Llicència de publicació

cc-by (c)  Manera, R. et al., 2024
Si us plau utilitzeu sempre aquest identificador per citar o enllaçar aquest document: https://hdl.handle.net/2445/220549

The analog front end for FastRICH: an ASIC for the LHCb RICH detector upgrade

Títol de la revista

Director/Tutor

ISSN de la revista

Títol del volum

Resum

This work presents the analog circuitry of the FastRICH ASIC, a 16-channel ASIC, developed in a 65 nm CMOS technology specifically designed for the RICH detector at LHCb to readout detectors like Photomultiplier Tubes to be used at the LHC Run 4 and Silicon Photomultipliers candidates for Run 5. The front-end (FE) stage has an input impedance below 50 Ω and an input dynamic range from 5 μA to 5 mA with a power consumption of ∼5 mW/channel. The chip includes a Leading Edge Comparator (LED) and a Constant Fraction Discriminator (CFD) for time pick-off and a Time-to-Digital Converter (TDC) for digitization. 

Citació

Citació

MANERA ESCALERO, Rafel, BALLABRIGA, R., MAURICIO, J., KAPLON, J., PATERNO, A., BANDI, F., GÓMEZ, Sergio, PULLI, A., PORTERO, S., SILVA, J., KEIZER, F., D'AMBROSIO, C., CAMPBELL, Michael, GASCÓN FORA, David. The analog front end for FastRICH: an ASIC for the LHCb RICH detector upgrade. _Journal of Instrumentation_. 2024. Vol. 19, núm. C04030. [consulta: 14 de gener de 2026]. ISSN: 1748-0221. [Disponible a: https://hdl.handle.net/2445/220549]

Exportar metadades

JSON - METS

Compartir registre